# 디지털 논리회로

### miniCPU 프로젝트 (6조) 최종보고서

담당교수: 박재근

조장: 임효준 (학점교류, 20246096)

조원: 김희균 (학점교류, 20236079)

김효경 (학점교류, 20246036)

제출일자: 2024.06.11.

# 목차

- 1) 역할분담
- 2) 회의록
- 3) 프로젝트 개요
- 4) 프로젝트 진행현황
- 5) 실패사례
- 6) 모임 사진

### 1) 역할분담

2024학년도 1학기 숭실대학교 '디지털 논리회로' 과목의 mini CPU 제작 팀 프로젝트를 진행함에 있어서 각 조원이 아래와 같이 역할을 분 담하여 진행하기로 하였음.

임효준 - 프로그램 설계(코딩)

김희균 - 보고서 작성, 발표

김효경 - 자료조사, 내용기록

위의 역할분담은 해당 역할을 맡은 인원만이 그 역할을 수행한다는 것이 아닌 주로 그 역할을 수행하는 것으로, 조원끼리 부족한 부분을 서로 도와가며 프로젝트를 진행하기로 하였음.

### 2) 회의록

#### 1차)

역할분담 실시

CPU의 기본 구조와 원리에 대해 살핌

2차)

각 조원이 인터넷 검색을 통하여 간단한 verilog CPU 코드들을 가져와 조사 후 분석하여 충분히 숙지하는 시간을 가짐

추후 조원들에게 설명해주고 서로 조사한 각 코드의 공통점과 차이점을 알아내어 토론하는 시간을 가질 예정

3차)

2차 때 회의했던 코드에 대해 각자 설명하였고 공통점과 차이점에 대해 토론함 해당주차 수업시간에 학습한 내용(Half-Adder, Full-Adder)에 대해 복습함 4차)

해당주차 수업시간에 학습한 내용(D Latch, D flip-flop)에 대해 복습함 5차)

지난주차에 학습했던 내용(D Latch, D flip-flop)에 관한 verilog 코드들을 Chat-GPT를 활용하여 구현해보고 vivado 프로그램을 사용하여 파형을 시뮬레이션 해봄

해당주차 수업시간에 학습한 내용(FSM)에 대해 심도 있게 복습함

6차)

ZOOM 회의 간 미래도서관 그룹스터디룸에서 대면 회의 계획 github로 16bit CPU 코드 작성 및 ALU 시뮬레이션 실행하였으나 오류발생 후 수정할 방법 고안하였음

7차)

중간보고서 발표 간 교수님께서 피드백해주신 내용 검토 및 수정 (입출력 코드 가독성 개선 ex)MB -> MemoryBus, DA->DataReg\_A) 13주차 과제 간 궁금한 부분을 서로 질문하고 알려줌. 최종보고서 발표 대비 대면 회의 계획

8차)

최종보고서 발표 대비 6월 9일 대면 회의 입출력 코드 가독성 개선 최종보고서 및 PPT자료 작성 (Run synthesis 실행 및 schematic 추가)

### 3) 프로젝트 개요

mini CPU 프로젝트의 주제로 mini CPU를 Xilinx사의 vivado 또는 Intel사의 Quartus 프로그램을 활용하여 HDL(verilog)로 설계하는 프로 젝트로 우리 6조는 vivado 프로그램을 활용하여 간단한 16bits CPU를 주제로 설계하기로 결정하였음.

Instruction fetch - Decode - Execution 순의 CPU 처리과정을 기 반으로 하여 설계.

### 4) 프로젝트 진행현황



위 그림에서 볼 수 있듯이 CPU는 크게 컨트롤유닛, 메모리, 데이터패스로 분류할 수 있다. 이때 메모리는 데이터를 저장하는 역할을 하며 데이터패스는 메모리에서 데이터를 가져와 (fetch) 연산을 수행(decode, execute)하는 역할을 한다. 컨트롤유닛은 이러한 전반적인 과정을 통제하는 역할을 수행한다.

우리 6조는 이중에서 데이터패스에 집중하여 vivado로 16bits CPU(데이터패스)를 설계하기로 결정했다.

최종보고서의 개선 및 추가사항으로는 다음과 같다.

- 1. 입출력 코드의 가독성 개선
- 2. Immediate(Load, Add), Branch(zero , negative), jump 기능 추가
- 3. 2.를 구현하기 위해 PC counter와 Memory 부분 추가
- 4. control word bit에 의해 instruction bit (opcode)가 결정되도록 수정
- 5. 테스트벤치에서 주어진 FunctionSelect와 DataReg\_A, AddressReg\_B에 의해 instruction이 작동되도록 수정
- 6. 합성(Synthesis) 수행 및 도식(Schematic) 추가

설계 과정에서 opcode의 [15:13]와 [12:9]를 나누어 전자는 opcode라고 정의하였고, 후자는 FunctionSelect로 정의하였다.

이를 간략히 설명하면,

- 1. Positive Edge Clock (1ns) 마다 모든 값들은 변화한다.
- 2. MemoryBus, MemoryData, ReadWrite, MemoryWrite, ProgramReg, Jump, Branch 는 Control word bit 로 opcode를 결정한다.
- 3. 결정된 opcode와 주어진 FunctionSelect, DataReg\_A, AddressReg\_B 값에 따라 Instruction이 실행된다.
- 4. Instruction code( opcode + FunctionSelect + DataReg\_A + AddressReg\_A + AddressReg\_B를 합친 16bit binary code) 는 ProgramCounter\_counter에 저장되며, ProgramCounter 값은 ProgramCounter\_counter의 주소값이다.
- 5. ProgramCounter 값은 default로 매 시행마다 ProgramCounter <= ProgramCounter +1 되며, 예외로 jump, Branch가 일어났을 경우 해당 위치로 ProgramCounter 값이 이동하다.

0

0

0

0

4'b0010: da = aa + ab;

4'b0111: da = aa ;

4'b0011: da = aa + ab + 1; //Add + 1

4'b0100: da = aa + ~ab; //1's Subtract

4'b0101: da = aa + ~ab + 1://2's Subtract 4'b0110: da = aa - 1: //Decrement -1

//Add

//Move A

```
데이터패스의 verilog code를 다음과 같이 작성하였다.
                                                                                                                                                 //And
datapath.v × Test.v × Untitled 1 ×
                                                                                                                    4'h1001: da = aa | ah :
                                                                                                60
                                                                                                                                                 //nn
                                                                                                61
                                                                                                                    4'b1010: da = aa ^ ab ;
C:/Users/dlagy/digital_logic_16bits_cpu_final/digital_logic_16bits_cpu_final.srcs/sources_1/new/datapath.v
                                                                                                                    4'b1011: da = ~aa :
                                                                                                62
                                                                                                                                                 //Not
Q | X | M | X | M | M | Q
                                                                                                                    4'b1100: da = ab ;
                                                                                                63
                                                                                                                                                //Move B
                                                                                                                    4'b||0|| da = ab >> 1;
                                                                                                                                                //Shift Right
           'timescale ins / lps
                                                                                                64
                                                                                                                    4'b1110: da = ab << 1;
                                                                                                                                                //Shift Left
                                                                                                85
           module datapath(
 3
                                                                                                66
                                                                                                               endcase
            input clk, MemoryBus, MemoryData, ReadWrite,
  4
                                                                                                67
                                                                                                            //constant 값 사용하여 Immediate 사용
 5
            input [2:0] DataReg_A, AdderssReg_A, AddressReg_B,
                                                                                                           3'6100:
                                                                                                68
                                                                                                69
                                                                                                       0
                                                                                                                   case(FunctionSelect)
                                                                                                                                                              // function code 설정
            input ProgramReg, Jump, Branch, MemoryWrite,
                                                                                                       0
                                                                                                                                                //Move A
                                                                                                70
                                                                                                                   4'b0000: da = aa;
            input [3:0] FunctionSelect,
                                                                                                       0
                                                                                                                   4'b0001: da = aa +1;
                                                                                                71
                                                                                                                                                //increment + 1
            output reg [2:0] ProgramCounter, opcode,
                                                                                                                   4'b0010: da = aa + AddressReg_B;
                                                                                                                                                         //Add immediate
 10
            output reg [15:0] da,aa,ab
                                                                                                73
                                                                                                                    4'b0011: da = aa + AddressReg_B + 1; //Add + 1
                                                                                                74
                                                                                                                    4'b0100: da = aa + ~AddressReg_B;
                                                                                                                                                           //1's Subtract
            // register 초기값 '1'으로 설정
                                                                                                       0
                                                                                                                    4'b0101: da = aa + ~AddressReg_B + 1://2's Subtract
                                                                                                75
           reg [15:0] register[7:0];
 13
                                                                                                76
                                                                                                       0
                                                                                                                   4'b0110: da = aa - 1;
                                                                                                                                              //Decrement -1
 14
           integer i:
 15
           initial begin
                                                                                                77
                                                                                                                   4'b0111: da = aa :
                                                                                                                                                //Move A
          ProgramCounter = 0;
 16
                                                                                                                   4'b1000: da = aa & AddressReg_B ;
                                                                                                78
                                                                                                                                                           //And
           for (i=0;i<8;i=i+1)
                                                                                                79
                                                                                                                   4'b1001: da = aa | AddressReg_B :
                                                                                                                                                           //OR
 18
                 register[i] <= 16'dl;
                                                                                                       0
                                                                                                                    4'b1010: da = aa ^ AddressReg_B ;
                                                                                                BN
 19
                                                                                                                    4'b1011: da = ~aa ;
                                                                                                81
 20
            // Memory 초기값 '5'으로 설정
                                                                                                       0
                                                                                                                   4'b1100: da = AddressReg_B;
                                                                                                82
                                                                                                                                                           //Load Immediate
 21
           rea [15:0] Memory[7:0]:
                                                                                                       0
                                                                                                                   4'b1101: da = AddressReg B >> 1:
                                                                                                83
                                                                                                                                                           //Shift Right
 22
           initial begin
                                                                                                      0
                                                                                                                   4'b1110: da = AddressReg B << 1;
           for (i=0;i<8;i=i+1)
                                                                                                84
                                                                                                                                                           //Shift left
                                                                                                85
                                                                                                               endcase
                Memory[i] <= 16'd5;
 24
                                                                                                86
                                                                                                           3'6001:
           end
 25
                                                                                                      da = Memory[aa]: //Memory load
                                                                                               . 87
88
            // PC는 PC값들이 저장된 PC_counter의 주소역할,
 26
 27
           reg [15:0] ProgramCounter_counter[2:0];
                                                                                                   0
                                                                                                          Memory[aa] <= ab :
                                                                                                                              //Memory store
 28
            //opcode 담고 있는 pc counter 설정.
                                                                                                          a/b0000: if(-aa) ProgramCounter = ProgramCounter + ab; else ProgramCounter <- ProgramCounter + 1; // Branch on Zero
4'b0001: if(-aa[15]) ProgramCounter = ProgramCounter + ab; else ProgramCounter <- ProgramCounter + 1; // Branch on negative
 29
30
           always @(posedge clk)
           begin
       O da = register[DataReg A]; aa= register[AdderssReg A]; ab = register[AddressReg B];
 31
                                                                                                          endcase
 32
             / Control word bit에 의한 opcode 설정
 33
          if(~MemoryBus & ~MemoryData & ReadWrite & ~MemoryWrite & ~ProgramReg)
                                                                                                      endcase
 34
              opcode = 3'b000;
                                                                                                         MIN 3'h1109 M MINST PC counter incremen
          else if(~MemoryBus & MemoryData & ReadWrite & ~MemoryWrite & ~ProgramReg)
                                                                                                    y was some an assert to content independ
O ProgramsCounter_counter[ProgramsCounter] <= {opcode,FunctionSelect,DataReg_A,AdderssReg_B,AddressReg_B};
O register[DataReg_A] = da:
               opcode = 3'b001;
 36
                                                                                                    O if (opcode != 3'b110)
       0
          else if(~MemoryBus & ~ReadWrite & MemoryWrite & ~ProgramReg)
 37
                                                                                                          ProgramCounter <= ProgramCounter +1;
 38
              oncode = 3'b010:
                                 //Memory Load
 39
       0
          else if(MemoryBus & ~MemoryData & ReadWrite & ~MemoryWrite & ~ProgramReg)
                                                                                                       endnodule
 40
              opcode = 3'blfff; //FS constant(Immediate)
          else if(~ReadWrite & ~MemoryWrite & & ProgramReg & ~Jump & ~Branch)
       0
 41
              opcode = 3'bl10; //Branch on zero(Z)
 42
          else if(~ReadWrite & ~MemoryWrite & & ProgramReg & ~Jump & Branch)
 43
              opcode = 3'b110; //Branch on negative(N)
 44
 45
          else if(~ReadWrite & ~MemoryWrite & & ProgramReg & Jump)
              opcode = 3'b111;
            // opcode에 따른 테이터 변화
 47
 48
       O case(opcode)
 49
          3160000
       0
               case(FunctionSelect)
 50
                                                      // function code 설정
 51
                  4'b0000: da = aa;
                                             //Move A
                   4'b0001: da = aa +1;
                                             //Increment + 1
```

중간보고서의 Datapath 코드를 수정하여 control word bit를 수행하는 ProgramReg, Jump, Branch, MemoryWrite를 추가하였다. 이 값들은 기존 control word bit들(MemoryBus, MemoryData, ReadWrite)과 함께 opcode를 결정하며 opcode에 따라 FunctionSelect의 사용이 달라지도록 설계하였다.

Memory를 16bit\*8로 정의하였으며 초기값은 '5'로 설정하였다. 기존에 있던 Datain, Dataout 변수는 Memory의 주소값에 따라 Memory Load, Memory Store가 되도록 하였으므로 삭제하였다.

Opcode에 의해 각각 FunctionSelect(register, constant), Memory(read, Load), Branch(0,-), Jump등이 일어나 도록 하였으며, 해당 수행값들은 ProgramCounter\_counter에 저장된다.

#1~3ns에 LD R2, R3 #3~5ns에 ADI R2, R2, 1

#5~7ns에 ADD R3, R2, R3를 수행하는 테스트벤치의 verilog code를 다음과 같이 작성하였다.



- "#1~3ns에 LD R2, R3"는 R3 레지스터 값을 R2 레지스터에 로드(LD),
- "#3~5ns에 ADI R2, R2, 1"은 R2 레지스터의 값을 1만큼 증가(ADD Immediate),
- "#5~7ns에 ADD R3, R2, R3"는 R2 레지스터와 R3 레지스터의 값을 더한 후 그 결과를 다시 R3 레지스터에 저장한다는 의미이다.

- 1. 1~3ns에 Load R2(da) = Memory (R3(aa))를 수행한다. Memory값의 초기값이 모두 5이고, register의 초기값은 모두 1이므로 처음 불러온 R2값은 register의 초기값인 1이고, Memory[R3]값을 Load하여 5가 된다.
- 2. 3~5ns에 ADD Immediate(constant) R2(da) = R2(aa) + 1(AddressReg\_B, constant)를 수행한다. R2(aa)는 1의 수행결과 현재 5이며, R2값에 AddressReg\_B를 constant로 사용하여 1을 더해준다. 결과값은 R2(da) = 6이 된다.
- 3. 5ns~7ns에서 ADD R3(da) = R2(aa) + R3(ba)를 수행한다. R2(aa)는 2의 수행결과 현재 6이며 R3(ab)값은 초기 register값 1이므로 결과값은 R3(da) = 7이 된다.

따라서 결과 파형이 문제없이 동작했음을 알 수 있다.

합성(Synthesis)의 결과는 다음과 같다. (X0Y3 확대) **X1Y3** ↓ 확 대 H8] **X1Y2** J13

합성(Synthesis)은 논리회로의 구조를 시각적으로 확인할 수 있게 해주는 기능이다. 이를 통해 설계자는 합성된 논리회로의 세부적인 내용, 계층 구조, 사용된 자원 등을 확인할 수 있다.

도식(Schematic)은 다음과 같다.





여기서 사용된 Net의 개수는 755개, Cell의 개수는 481개임을 확인할 수 있다.

# 5) 실패사례



코드의 가독성 개선 중에 입력코드 하나를 변경하지 못하여 오류가 발생하였다. ->오류 메시지를 확인하고, 해당 부분을 수정하여 문제를 해결하였다.

# 6) 모임 사진



2024.05.22.(수) ZOOM회의



2024.05.28.(화) 대면회의



2024.06.09.(일) 대면회의